Budijanto, Arief (2016) Penerapan Finite State Machine untuk Merancang Pengendalian Motor Stepper Menggunakan VHDL. e-NARODROID: Jurnal Berkala Program Studi Sistem Komputer, 2 (2). pp. 139-144. ISSN 2407-7712
|
Text
Arief Budjanto-Penerapan Finite State Machine untuk Merancang Pengendalian Motor Stepper Menggunakan VHDL.pdf Download (797kB) | Preview |
Abstract
Makalah ini menjelaskan tentang proses pembelajaran mata kuliah perancangan chip digital berbasis proyek yang menerapkan Finite State machine (FSM) sebagai metode untuk merancang pengendali motor stepper menggunakan VHDL. Motor stepper yang digunakan dalam studi kasus ini adalah motor stepper unipolar. Dimana motor stepper tersebut dikendalikan dengan 2 mode, yaitu half-step dan fullstep. Pengendalian pada mode full step terdiri dari 2 cara yaitu dengan kendali 1 phase ON dan 2 phase ON. Pengendali motor stepper diimplementasikan pada chip Complex Programmable Logic Device (CPLD) dengan seri EPM3032ALC44-4. Dari hasil simulasi waktu yang dibutuhkan dari input sampai ke output membutuhkan waktu 3 ns.
Item Type: | Article |
---|---|
Uncontrolled Keywords: | Pengendali, Motor Stepper, FSM, VHDL |
Subjects: | A General Works > AI Indexes (General) |
Divisions: | Artikel Ilmiah |
Depositing User: | Risma Noviana |
Date Deposited: | 19 Mar 2018 03:36 |
Last Modified: | 10 Apr 2019 10:13 |
URI: | http://repository.widyakartika.ac.id/id/eprint/102 |
Actions (login required)
View Item |